Hoàn thành sổ tay của VLSI với sơ đồ và đồ thị
Ứng dụng này là một cuốn sổ tay hoàn chỉnh của VLSI với sơ đồ và đồ thị. Nó là một phần của giáo dục kỹ thuật điện tử và truyền thông, mang đến các chủ đề, ghi chú, tin tức và blog quan trọng về chủ đề này. Tải xuống ứng dụng dưới dạng hướng dẫn tham khảo nhanh & ebook về chủ đề kỹ thuật điện tử và truyền thông này.
Ứng dụng bao gồm hơn 90 chủ đề của VLSI Design chi tiết. Các chủ đề này được chia thành 5 đơn vị.
Bạn có thể dễ dàng vượt qua và thành công trong các kỳ thi hoặc các cuộc phỏng vấn của bạn, ứng dụng cung cấp sửa đổi nhanh chóng và tham chiếu đến các chủ đề như một thẻ flash chi tiết.
Mỗi chủ đề hoàn chỉnh với sơ đồ, phương trình và các hình thức biểu diễn đồ họa khác để dễ hiểu. Một số chủ đề Bao gồm trong ứng dụng này là:
1. Kỷ niệm bán dẫn: Giới thiệu và các loại
2. Bộ nhớ chỉ đọc (ROM)
3. Ba tế bào DRAM transistor
4. Một transistor DRAM Cell
5. Bộ nhớ Flash
6. Mạch logic CMOS công suất thấp: Giới thiệu
7. Thiết kế bộ biến tần CMOS
8. MOS Biến tần: giới thiệu các đặc điểm chuyển mạch
9. Kỹ thuật dựa trên quét
10. Kỹ thuật tự kiểm tra (BIST) tích hợp sẵn
11. Triển vọng lịch sử của VLSI Design: Định luật Moore
12. Phân loại các loại mạch số CMOS
13. Ví dụ về thiết kế mạch
14. Phương pháp thiết kế VLSI
15. Luồng thiết kế VLSI
16. Thiết kế phân cấp
17. Khái niệm về tính bình thường, mô đun và địa phương
18. Chế tạo CMOS
19. Luồng xử lý chế tạo: Các bước cơ bản
20. Chế tạo transistor nMOS
21. Chế tạo CMOS: quá trình p-well
22. Chế tạo CMOS: quá trình n-well
23. CMOS chế tạo: quá trình bồn tắm đôi
24. Sơ đồ thanh và thiết kế bố trí mặt nạ
25. Bóng bán dẫn MOS: cấu trúc vật lý
26. Hệ thống MOS dưới Bias bên ngoài
27. Cấu trúc và hoạt động của MOSFET
28. Ngưỡng điện áp
29. Đặc điểm điện áp hiện tại của MOSFET
30. Quy mô Mosfet
31. Ảnh hưởng của việc chia tỷ lệ
32. Hiệu ứng hình học nhỏ
33. MOS Capacitances
34. MOS biến tần
35. Đặc tính truyền điện áp (VTC) của MOS inverter
36. Biến tần với tải MOSFET loại n
37. Biến tần tải điện trở
38. Thiết kế Biến tần tải trọng suy giảm
39. Biến tần CMOS
40. Định nghĩa thời gian trễ
41. Tính toán thời gian trễ
42. Thiết kế biến tần với các hạn chế trễ: Ví dụ
43. Mạch logic MOS kết hợp: giới thiệu
44. Mạch logic MOS với tải NMOS cạn kiệt: Cổng NOR hai đầu vào
45. Mạch logic MOS với tải NMOS cạn kiệt: Cấu trúc NOR tổng quát với nhiều đầu vào
46. Mạch logic MOS với tải NMOS cạn kiệt: Phân tích thoáng qua cổng NOR
47. Mạch logic MOS với tải NMOS cạn kiệt: Cổng NAND hai đầu vào
48. Mạch logic MOS với tải NMOS cạn kiệt: Cấu trúc NAND tổng quát với nhiều đầu vào
49. Mạch logic MOS với tải NMOS cạn kiệt: Phân tích thoáng qua cổng NAND
50. CMOS mạch logic: NOR2 (hai đầu vào NOR) cổng
51. Cổng CMOS NAND2 (hai cổng vào NAND)
52. Bố trí cổng logic CMOS đơn giản
53. Mạch logic phức tạp
54. Cổng logic CMOS phức tạp
55. Bố trí cổng logic CMOS phức tạp
56. Cổng AOI và OAI
57. Pseudo-nMOS Gates
58. Mạch bổ sung đầy đủ CMOS & mạch Add-Adder
59. Cổng truyền CMOS (Cổng thông tin)
60. Logic Transistor Transistor (CPL) bổ sung
61. Mạch logic tuần tự MOS: Giới thiệu
62. Hành vi của các yếu tố có thể bán được
63. Mạch Latch SR
64. Đồng hồ SR Latch
65. Đồng hồ JK Latch
66. Flip-Flop Master-Slave
67. CMOS D-Latch và Edge-Triggered Flip-Flop
68. Mạch logic động: Giới thiệu
69. Nguyên tắc cơ bản của mạch Transistor
Tất cả các chủ đề không được liệt kê vì giới hạn ký tự do Cửa hàng Play đặt.